eProcessor: у Еўропе створаны першы еўрапейскі працэсар з адкрытым зыходным кодам

электронны працэсар

Еўропа моцна залежыць ад тэхналогій, распрацаваных і вырабленых у ЗША і Кітаі. Вось чаму ў апошнія гады некаторыя рэчы рухаюцца на ўзроўні ЕС, так што гэта перастае быць, і мець самастойнасць, асабліва ў галіне вылічэнняў. Такія праекты, як EPI, eProcessor, такія кампаніі, як SiPearl, а таксама інфраструктура GAIA-X узніклі ў выніку гэтых рухаў.

Паколькі большасць ISA або архітэктуры з'яўляюцца ўласнасцю і належыць за межамі Еўропы, з адкрытым зыходным кодам Для гэтых праектаў было ключавым поспехам. ISA RISC-V гэта прынесла надзею, дазволіўшы гэтым працэсарам і паскаральнікам будаваць на ёй без якіх-небудзь абмежаванняў і абмежаванняў геапалітычныя і геастратэгічныя войны.

Нараджаецца EPI (Еўрапейская працэсарская ініцыятыва)

Лагатып EPI

Адной з першых рэакцый Еўропы пасля канферэнцыі EDA (Еўрапейскага абароннага агенцтва), дзе былі выкрыты праблемы тэхналагічнай і прамысловай залежнасці краін-членаў, стала ініцыяцыя сумеснай ініцыятывы EPI (Еўрапейская працэсарская ініцыятыва). Яго мэта складаецца ў тым, каб сабраць кансорцыум для рэалізацыі неабходных механізмаў для стварэння працэсараў, распрацаваных у Еўропе.

Гэтыя чыпы, у прынцыпе, не будуць прызначаны для прыватнага выкарыстання, але будуць сканцэнтраваны на сектар HPC, гэта значыць суперкампутараў. Гэтыя высокапрадукцыйныя машыны асабліва важныя, і ў выніку гэтага праекта цэнтры апрацоўкі дадзеных ЕС будуць пераведзены ў Exascale з 2023 года. Яны таксама будуць прымяняцца ў іншых сектарах, такіх як аўтамабільная і аэракасмічная прамысловасць.

Каб зрабіць гэта магчымым, на аснове RISC-V для паскаральнікаў, у той час як GPP альбо агульныя працэсары будуць заснаваны на IP-ядрах ARM Cortex Neoverse, паколькі яны дазволяць ім паскорыць працэс праектавання і не пачынаць з нуля.

Прагучала інфармацыя, што першая канструкцыя SoC будзе ўключаць 72 ядра ARM, 4-6 кантролераў памяці з падтрымкай DDR5, памяці HBM2E і паскаральнік RISC-V пад назвай EPAC. Працэсар будзе вырабляцца ў 7-нм вузле ў TSMC.

EPI таксама мае 26 партнёраў з 10 розных еўрапейскіх краін, уключаючы Іспанію. Адзін з цэнтральных слупоў праекта - Барселонскі нацыянальны цэнтр суперкамп'ютэраў (BCN). Да Іспаніі далучаюцца такія партнёры, як Chalmers Tekniska Hoegskola AB са Швецыі, Infineon Technologies з Германіі, CEA з Францыі, STMicroelectronics у Галандыі, Балонскі універсітэт у Італіі, Вышэйшы тэхнічны інстытут Лісабона ў Партугаліі, FORTH у Грэцыі альбо ETH лабараторыя Цюрых са Швейцарыі.

Прыватная кампанія SiPearl створана, каб забяспечыць праекту магчымасць працаваць

Лагатып SiPearl

Для таго, каб працаваць, была створана прыватная кампанія, якая будзе адказваць за кіраванне тэхналогіямі, атрыманымі ў выніку гэтага праекта EPI. Яго завуць SiPearl і яго штаб-кватэра знаходзіцца ў Францыі. Акрамя таго, яны адкрылі даччынае прадпрыемства ў Германіі і яшчэ адно ў Іспаніі, у прыватнасці ў Барселоне, каб быць побач з партнёрамі па BSC.

Гэты стартап пачаўся з дзяржаўнага бюджэту ў памеры 80 мільёнаў еўра, якіх недастаткова для пакрыцця ўсіх выдаткаў, якія прадугледжвае праект такой глыбіні. Такім чынам, SiPearl таксама будзе адказваць за збор больш за 100 мільёнаў еўра ў прыватным парадку, галоўным чынам з акцый.

Яго сузаснавальнік і генеральны дырэктар, Філіп Нотан, робіць выдатную працу, набіраючы некаторых дызайнераў, прывезеных з Сіліконавай даліны, а таксама патрэбных супрацоўнікаў, якія маюць досвед, каб даць праекту ўсе гарантыі. Яны таксама шукаюць тэхналагічных партнёраў, такіх як Graphcore, вядучая брытанская кампанія з пункту гледжання паскарэння чыпаў са штучным інтэлектам, якія так важныя ў HPC.

Ключавы партнёр BSC: ад чыпа Lagarto да Drac

BSC Marenostrum

El BSC (Барселонскі суперкамп'ютэрны цэнтр) Гэта ключавая частка гэтага праекта. Яны не толькі ўносяць свой уклад у распрацоўку і развіццё гэтых працэсараў, але Marenostrum 5 ужо пачне выпрабоўваць плён гэтага праекта ...

Яшчарка

Электронны працэсар яшчаркі

Першы іспанскі мікрапрацэсар на аснове набору інструкцый RISC-V атрымаў назву Яшчарка, і гэта першы крок да дасягнення тэхналагічнай незалежнасці. Аднак за гэтым праектам стаяць вялікія намаганні і праца, каардынаваныя BSC Нацыянальнага суперкамп'ютэрнага цэнтра Іспаніі, а таксама супрацоўніцтва CSIC і UPC.

Гэтая канструкцыя вельмі простая, і ваша мэта - правесці першыя выпрабаванні. Ён быў выраблены з выкарыстаннем вузла 65 нм у TSMCдастаткова для адноснай прастаты гэтага ранняга прататыпа, каб ён быў правераны ў некаторых тэстах, каб убачыць, на што ён здольны, і вынікі былі цалкам станоўчымі. Нават лепш, чым чакалася ...

У маі 2019 года канчатковы дызайн гэтага чыпа будзе адпраўлены ў Платформа EUROPRACTICE EC, а пасля гэтага ў Барселону прыбудзе каля 100 асобнікаў Lagarto, якія пачнуць выпрабаванні і паслужаць базай для паскаральніка для HPC, які таксама заснаваны на гэтым ISA.

ДРАЦ

Лагатып Drac eProcessor

Наступны крок быў ДРАЦ (Распрацоўка паскаральнікаў на аснове RISC-V для камп'ютэраў наступнага пакалення). Мікрасхема, прызначаная для прыкладанняў бяспекі, такіх як апаратнае шыфраванне, а таксама навуковых прыкладанняў, такіх як аналіз геному, паскарэнне мадэлявання або аўтаномны сектар транспартных сродкаў.

Вядома, DRAC таксама кіруецца BSC і заснаваны на архітэктуры з адкрытым зыходным кодам RISC-V. Чакаецца, што гэты праект будзе доўжыцца каля 3 гадоў, у якім прымуць удзел да 40 даследчыкаў, а каардынаваць яго будзе Мікель Марэта, даследчык праграмы "Рамон-і-Кахаль" пры СКП. Акрамя таго, фінансаванне склала каля 4 мільёнаў еўра, прычым палова паступае з фондаў ЕФРР, а другая палова - ад партнёраў гэтага праекта.

Гэта ўжо пачало акупляцца. DVINO (DRAC Vector IN-Order) Гэта мікрасхема, атрыманая з гэтага праекта і першага пакалення. Як вынікае з яго назвы, гэта добра ўпарадкаваны ІС, які ўключае ядро ​​Лагарта разам з вектарным працэсарам Hydra, прызначаным для размеркаваных вылічэнняў.

La другое пакаленне палепшыць прадукцыйнасць мікрасхем на 15% і дадаць новыя драйверы і павялічыць плошчу да 8.6 квадратных міліметраў.

электронны працэсар

Чып RISC-V

электронны працэсар гэта новы крок наперад, працэсар з версіямі, запланаванымі для суперкампутараў і сервераў, а таксама ўдасканаленыя сістэмы дапамогі кіроўцам для транспартных сродкаў (напрыклад, ADAS), IoT, мабільных прылад і г.д.

У гэтым праекце зноў удзельнічае BSC. Гэта першая еўрапейская поўнакамплектная экасістэма з адкрытым зыходным кодам, цэнтральнай апорай якой стане працэсар на базе RISC-V і з ядро з па-за парадкам выканання. Цэнтр у Барселоне ўнясе свой досвед у распрацоўку ядраў IP у ЛПВП, эмуляцыю і неабходныя інструменты.

Разам з BSC і іншыя важныя члены на еўрапейскім узроўні, такія як Тэхналагічны універсітэт Чалмерса, Фонд даследаванняў і тэхналогій Hellas, Universita degli Studi di Roma La Sapienza, Cortus, Christmann Informationstechnik, Universität Bielefeld, Extoll GmbH, Thales і Exapsys, а таксама падтрымка EuroHPC JU.

Будуць распрацаваны і запушчаны апаратныя і праграмныя тэхналогіі тэставанне на ПЛІС каб потым аддаць салат ASIC. Першым крокам будзе распрацоўка высокаэфектыўнага ядра RISC-V з высокай эфектыўнасцю. Гэта будуць аднаядзерныя і двух'ядравыя сістэмы з кагерэнтнай сувяззю без мікрасхем, хоць пазней яны пачнуць з больш складаных і магутных канструкцый. Таксама будзе распрацаваны вектарны паскаральнік на аснове RISC-V і будуць даследаваны традыцыйныя нагрузкі на суперкампутары, такія як біяінфарматыка, AI, HPDA і г.д.

Электронны працэсар таксама будзе вельмі універсальны і гнуткі падчас маштабавання, каб мець магчымасць дадаць больш убудаваных прылад.

Наступны крок: вытворчасць

чып-завод

Канструкцыя гэтых мікрасхем будзе еўрапейскай, чаго не будзе, дык гэта вырабу. SiPearl - гэта недахоп, і, улічваючы адсталасць узроўняў ліцейных вытворчасцей у краінах-членах, дызайн быў уведзены ў эксплуатацыю ў TSMC, які будзе вырабляць яго ў 7-нм тэхналогіі і з выкарыстаннем новай тэхналогіі 3D-ўпакоўкі пад назвай CoWoS (Chip-on-Wafer-on-Substrate).

Аднак ідэя заключаецца не ў тым, каб залежаць ад гэтага на замежных фабрыках, таму ЕС таксама мабілізавалі значную частку грошай на фінансаванне абнаўлення вытворчасці паўправаднікоў на Старым кантыненце. У прыватнасці, ён выдзеліць 145.000 2 мільёнаў еўра з мэтай дасягнуць вузла з XNUMX-нм тэхналогіяй вытворчасці ў кароткатэрміновай перспектыве.

Гэта патрабуе часу і прызначана для дасягнення 2-3 гады бачыў. Акрамя таго, здаецца, TSMC супрацоўнічае, каб зрабіць гэта магчымым, а таксама еўрапейскі ASML, які з'яўляецца лідэрам у вытворчасці сучасных фоталітаграфічных машын для паўправадніковай прамысловасці і які базуецца ў Нідэрландах ...

Сама Надзя Кальвіньё, віцэ-прэзідэнт па эканамічных пытаннях і лічбавай трансфармацыі, патлумачыла гэта так: «Праца вядзецца на нацыянальным і міжнародным узроўні паглядзіце, якія іспанскія і еўрапейскія кампаніі могуць іх вырабіць«, У дачыненні да гэтых чыпаў. У тым жа ключы была і прамова Цьеры Брэтона ў Еўрапейскай камісіі. І гэта тое, што сродкі, прызначаныя для гэтага сектара, будуць у асноўным зыходзіць з дапамогі, якая прадастаўляецца ЕС для лічбавай трансфармацыі і аднаўлення пасля пандэміі.


Змест артыкула адпавядае нашым прынцыпам рэдакцыйная этыка. Каб паведаміць пра памылку, націсніце тут.

Будзьце першым, каб каментаваць

Пакіньце свой каментар

Ваш электронны адрас не будзе апублікаваны. Абавязковыя для запаўнення палі пазначаныя *

*

*

  1. Адказны за дадзеныя: Мігель Анхель Гатон
  2. Прызначэнне дадзеных: Кантроль спаму, кіраванне каментарыямі.
  3. Легітымнасць: ваша згода
  4. Перадача дадзеных: Дадзеныя не будуць перададзены трэцім асобам, за выключэннем юрыдычных абавязкаў.
  5. Захоўванне дадзеных: База дадзеных, размешчаная Occentus Networks (ЕС)
  6. Правы: у любы час вы можаце абмежаваць, аднавіць і выдаліць сваю інфармацыю.