Rasbperry Pi merilis spesifikasi untuk konektor PCIe FFC

Raspberry Pi PCIe

Raspberry Pi telah merilis dua spesifikasi baru untuk Konektor PCIe FFC, baik untuk perkabelan maupun untuk standar baru untuk HAT+ atau HAT Plus. Dengan cara ini, perangkat keras atau pelengkap dapat dikembangkan yang Raspberry Pi, khusus untuk versi 4 dan 5, karena hadir dengan spesifikasi khusus mengenai dimensi mekanis dan kompatibilitas kelistrikan.

Nah, jika Anda tertarik untuk mengetahui spesifikasinya berikut ini kembangkan TOPI Anda sendiri atau hanya karena penasaran, ini dia semua detailnya...

Kabel konektor PCIe FFC: spesifikasi

PCIe FFC

Raspberry Pi 5 baru diumumkan beberapa bulan yang lalu, dan Raspberry Pi Foundation telah memindahkan beberapa hal menarik untuk SBC baru ini. Misalnya saja sudah merilis spesifikasi barunya ini Konektor PCIe FFC yang bisa anda lihat pada gambar sebelumnya dan pada PDF yang saya lampirkan dibawah ini.

Beberapa orang mungkin telah bereksperimen dengannya dan bahkan merilis produk seperti a M.2 TOPI untuk Raspberry Pi 5 sejak itu, untuk dapat menghubungkan unit penyimpanan M.2, jaringan, dll, seperti yang telah kami sebutkan sebelumnya, meskipun pinout dan spesifikasinya belum tersedia.

Meskipun spesifikasinya adalah PCIe Gen 2, Jeff Geerling berhasil mengubah konfigurasi untuk mengaktifkan dukungan untuk PCIe Gen 3, seperti yang mungkin Anda lihat online...

Namun kini Raspberry Pi telah resmi merilis spesifikasinya untuk mempermudah dengan konektor PCIe FFC yang terdapat pada Raspberry Pi 5, dan mungkin juga pada model masa depan. Konektor FFC 16-pin dengan pitch 0.5 mm memiliki fitur a Antarmuka PCIe 2.0 jalur tunggal (x1), sesuatu yang sudah kita ketahui, tetapi sekarang diagram pin dan rekomendasi untuk kabel FFC (panjang hingga 50 mm dengan impedansi dikontrol pada 90R +/- 10%) juga telah tersedia.

Memang benar yang satu itu PCIe Gen2 Mungkin terkesan agak ketinggalan jaman, karena di PC kita sudah memiliki PCIe Gen 5, namun kenyataannya untuk Raspberry Pi ini sudah cukup karena kecepatan yang diberikannya. Misalnya, kita dapat mengandalkan:

  • Bandwidth: Kecepatan transfer per jalur mencapai 5.0 GT/s (gigatransfers per second) per jalur, yang merupakan jumlah maksimum yang dapat kami capai dengan standar ini. Ini memberikan kecepatan teoretis maksimum 500 MB/s di setiap arah.
  • jalur: Seperti yang Anda ketahui, PCIe 2.0 mendukung konfigurasi dengan jumlah jalur berbeda, seperti x1, x2, x4, x8, dan x16. Namun Raspberry Pi, seperti yang saya sebutkan, hanya mendukung x1.
  • Kompatibilitas terbalik: PCIe 2.0 kompatibel dengan versi sebelumnya, PCIe 1.0. Artinya, perangkat PCIe 1.0 dapat bekerja di slot PCIe 2.0 dan sebaliknya, meskipun dengan kecepatan transfer versi lama.
  • Latensi: Latensi biasanya lebih rendah dibandingkan PCIe 1.0, sehingga meningkatkan kinerja transfer data.
  • Energía: PCIe 2.0 menyertakan fitur manajemen daya yang ditingkatkan, memungkinkan konsumsi daya lebih efisien saat perangkat tidak digunakan.

Penting untuk diperhatikan bahwa spesifikasi ini ditujukan untuk PCIe 2.0 secara umum, dan implementasi spesifiknya mungkin berbeda menurut produsen chipset dan SBC. Dan, seperti yang ditunjukkan Jeff Geerling, PCIe Gen 3 dapat diaktifkan, meskipun ini tidak resmi...

Unduh PDF spesifikasinya

Standar Raspberry Pi HAT+: spesifikasi

Karena itu tentang konektor PCIe FFC baru, sekarang kita beralih ke HAT, dan juga telah secara resmi merilis spesifikasi standar Hardware on Top untuk topi yang diluncurkan untuk SBC Raspberry Pi 5 baru, seperti yang diperkenalkan sejak tahun 2014. mampu memperluas kemampuan SBC ini, yang sudah ketinggalan zaman, dan spesifikasi standar baru sekarang disebut HAT+ atau HAT Plus.

Nah, spesifikasinya adalah:

  • HAT+ harus kompatibel secara elektrik dengan status daya STANDBY pada Raspberry Pi 5. Oleh karena itu, jalur daya 5V aktif, tetapi jalur daya 3.3V akan mati. Hal ini berlaku pada Pi 4 dan Pi 5, kondisi yang tidak terdapat pada model SBC lama. Selain itu, perhatikan dua detail yang mungkin penting dalam hal ini:
    • WARM-STANDBY: dalam hal ini, Raspberry Pi mengaktifkan semua jalur daya, mode default di mana sistem ditempatkan saat melakukan "sudo halt" atau operasi pematian lunak dengan tombol daya di papan. WARM-STANDBY adalah default pada Raspberry Pi OS, jadi 5V dan 3.3V diaktifkan, dan itulah mengapa saya mengukur konsumsi daya sebesar 1.7W untuk Raspberry Pi 5 saat dimatikan. Kita dapat mengubah /boot/config.txt (POWER_OFF_ON_HALT=1, WAKE_ON_GPIO=0) untuk menguranginya hingga mendekati nol. Jadi mengapa ini tidak diaktifkan secara default? Karena beberapa HAT memerlukan tegangan 5V dan 3.3V, namun HAT+ hanya membutuhkan tegangan 5V. Tentunya juga diminta agar akses ke konektor lain dan pendingin aktif Raspberry Pi 5 tidak diganggu.
    • SIAGA: dalam hal ini hanya saluran 5V yang diberi daya, sehingga chip manajemen daya diberi daya. Namun, tidak ada catu daya lain yang diaktifkan di PMIC atau board. Ini dapat dikonfigurasi untuk memasuki mode ini menggunakan perintah "sudo halt" atau dengan tombol shutdown board menggunakan EEPROM.
  • Kini dimensi fisik TOPI tidak lagi menjadi masalah seperti dulu. Oleh karena itu, spesifikasi mengenai dimensi kurang preskriptif. Artinya, papan HAT+ hanya perlu terhubung ke header GPIO 40 arah (termasuk pin ID_*), dan memiliki setidaknya satu lubang pemasangan mekanis yang sejajar dengan salah satu dari empat lubang pemasangan Raspberry Pi, sisanya gratis untuk desainer.
  • Sedangkan untuk isi memori EEPROM HAT kini telah disederhanakan untuk mempermudah.
  • Spesifikasi baru atau kelas khusus HAT+ kini didukung yang dapat ditumpuk dengan HAT+ tambahan di atasnya, sehingga menghasilkan tumpukan hingga 2 HAT.
  • Di sisi lain, papan HAT+ akan kompatibel secara elektronik dengan model lama, sehingga dapat digunakan pada papan Raspberry Pi SBC sebelum Pi 4 dan 5. Namun hanya pada tingkat elektronik, karena mungkin memerlukan firmware dan perangkat lunak yang diperbarui. untuk bekerja dengan benar. Tambahkan juga bahwa salah satu alasan mengapa spesifikasi HAT+ yang baru dirilis masih dalam tahap rancangan adalah karena utilitas EEPROM belum diperbarui untuk parameter EEPROM baru yang lebih sederhana.

Unduh PDF dengan spesifikasi


Jadilah yang pertama mengomentari

tinggalkan Komentar Anda

Alamat email Anda tidak akan dipublikasikan. Bidang yang harus diisi ditandai dengan *

*

*

  1. Penanggung jawab data: Miguel Ángel Gatón
  2. Tujuan data: Mengontrol SPAM, manajemen komentar.
  3. Legitimasi: Persetujuan Anda
  4. Komunikasi data: Data tidak akan dikomunikasikan kepada pihak ketiga kecuali dengan kewajiban hukum.
  5. Penyimpanan data: Basis data dihosting oleh Occentus Networks (UE)
  6. Hak: Anda dapat membatasi, memulihkan, dan menghapus informasi Anda kapan saja.