eProsessor: den første europeiske open source-prosessoren er opprettet i Spania

eProsessor

Europa er sterkt avhengig av teknologi designet og produsert i USA og Kina. Derfor har noen ting de siste årene beveget seg på EU-nivå slik at dette slutter å være tilfelle, og ha uavhengighet, spesielt innen databehandling. Prosjekter som EPI, eProcessor, selskaper som SiPearl, samt GAIA-X-infrastrukturen har dukket opp fra disse bevegelsene.

Siden de fleste ISAer eller arkitekturer er proprietære og eies utenfor Europa, åpen kilde Det har vært sentralt for disse prosjektene å lykkes. De ISA RISC-V det har gitt håp, slik at disse prosessorer og akseleratorer kan bygge videre på det uten noen begrensning eller begrensning av geopolitiske og geostrategiske kriger.

EPI (European Processor Initiative) er født

EPI-logo

En av de første reaksjonene i Europa, etter EDA-konferansen (European Defense Agency) der problemene med medlemslandenes teknologiske og industrielle avhengighet ble avslørt, var å sette i gang et felles initiativ kalt EPI (European Processor Initiative). Målet er å samle et konsortium for å implementere de nødvendige mekanismene for å få prosessorer designet i Europa.

Disse sjetongene vil i prinsippet ikke være til privat bruk, men vil fokusere på HPC-sektorenaltså superdatamaskiner. Disse høytytende maskinene er spesielt kritiske, og som et resultat av dette prosjektet vil EU-datasentre bli forfremmet til Exascale fra 2023. De vil også kunne brukes i andre sektorer som bil- og luftfartsindustrien.

For å gjøre dette mulig, basert på RISC-V for akseleratorer, mens GPPer eller generelle prosessorer vil være basert på IP ARM Cortex Neoverse-kjerner, da de vil tillate dem å øke hastigheten på designprosessen og ikke starte fra bunnen av.

Det har blitt lekket at den første SoC-designen ville inneholde 72 ARM-kjerner, 4-6 minnekontrollere med støtte for DDR5, HBM2E-minne og RISC-V-akseleratoren kalt EPAC. Prosessoren vil bli produsert i en 7nm-node på TSMC.

EPI har også 26 partnere fra 10 forskjellige europeiske land, inkludert Spania. En av de sentrale pilarene i prosjektet er Barcelona National Supercomputing Center (BCN). Spania får selskap av partnere som Chalmers Tekniska Hoegskola AB fra Sverige, Infineon Technologies fra Tyskland, CEA fra Frankrike, STMicroelectronics i Holland, Università di Bologna i Italia, Higher Technical Institute i Lisboa i Portugal, FORTH i Hellas eller ETH laboratorium Zürich fra Sveits.

SiPearl, det private selskapet, er opprettet for å gi prosjektet muligheten til å operere

SiPearl-logo

For å kunne operere har det blitt opprettet et privat selskap som har ansvaret for å administrere teknologiene som følge av dette EPI-prosjektet. Navnet hans er JaPearl og hovedkvarteret er i Frankrike. I tillegg har de åpnet et datterselskap i Tyskland og et annet i Spania, spesielt i Barcelona, ​​for å være nær sine BSC-partnere.

Denne oppstarten startet med et offentlig budsjett på 80 millioner euro, som ikke er nok til å dekke alle utgiftene som et prosjekt med en slik dybde innebærer. Derfor vil SiPearl også ha ansvaret for å skaffe mer enn 100 millioner euro privat, hovedsakelig fra aksjer.

Dens medstifter og administrerende direktør, Philippe Notton, gjør en fantastisk jobb med å rekruttere noen designere hentet fra Silicon Valley, samt riktig personale med erfaring for å gi prosjektet alle garantiene. De leter også etter teknologiske partnere, som Graphcore, et ledende britisk selskap når det gjelder å akselerere chips med kunstig intelligens som er så viktige i HPC.

BSC en nøkkelpartner: Fra Lagarto-brikken til Drac

BSC Marenostrum

El BSC (Barcelona Supercomputing Center) Det er en sentral del av dette prosjektet. Ikke bare bidrar de til utformingen og utviklingen av disse prosessorene, men Marenostrum 5 vil allerede begynne å teste fruktene av dette prosjektet ...

Øgle

Lizard Chip eProcessor

Den første spanske mikroprosessoren basert på RISC-V instruksjonssettet har blitt kalt Øgle, og det er det første trinnet for å oppnå teknologisk uavhengighet. Imidlertid ligger det bak dette prosjektet en stor innsats og arbeid koordinert av BSC fra National Supercomputing Center of Spain, samt samarbeidet mellom CSIC og UPC.

Denne designen er veldig enkel, og målet ditt er å utføre de første testene. Den ble produsert ved hjelp av en node 65 nm ved TSMC, nok for den relative enkelheten til denne tidlige prototypen, at den ble testet i noen referanser for å se hva den var i stand til, og resultatene var ganske positive. Enda bedre enn forventet ...

I mai 2019 vil den endelige utformingen av denne brikken bli sendt til EUROPRACTICE plattform av EF, og etter det ville rundt 100 eksemplarer av Lagarto ankomme Barcelona for å begynne med testene og for å tjene som en base for gasspedalen for HPC som også er basert på denne ISA.

DRAC

Drac eProcessor-logo

Neste trinn var DRAC (Designe RISC-V-bsed-akseleratorer for neste generasjons datamaskiner). En brikke designet for sikkerhetsapplikasjoner, for eksempel maskinvarekryptering, samt vitenskapelige applikasjoner som genomanalyse, simuleringsakselerasjon eller sektoren for autonome kjøretøyer.

Selvfølgelig ledes DRAC også av BSC og er basert på arkitekturen til åpen kildekode RISC-V. Dette prosjektet forventes å vare i rundt 3 år, hvor opptil 40 forskere vil delta og vil bli koordinert av Miquel Moretó, en forsker fra Ramón y Cajal-programmet ved UPC. I tillegg har finansieringen vært på omtrent 4 millioner euro, hvorav halvparten kommer fra EFRU-midler og den andre halvparten fra partnerne i dette prosjektet.

Dette har allerede begynt å lønne seg. DVINO (DRAC Vector I-Order) Det er en brikke hentet fra dette prosjektet og av den første generasjonen. Som navnet antyder, er det en velordnet IC som inkluderer en Lagarto-kjerne sammen med en Hydra-vektorprosessor designet for distribuert databehandling.

La andre generasjon forbedre brikkeytelsen med 15% og legge til nye drivere og øke området til 8.6 kvadrat millimeter.

eProsessor

RISC-V-brikke

eProsessor er det nye fremskrittet, en prosessor med versjoner planlagt for superdatamaskiner og servere, samt avanserte førerassistansesystemer for kjøretøy (f.eks: ADAS), IoT, mobile enheter osv.

Igjen er BSC den som er involvert i dette prosjektet. Det er det første europeiske full-stack-økosystemet med åpen kildekode, og hvis sentrale søyle vil være en CPU basert på RISC-V og med en kjerne med utføring av ordre. Barcelona-senteret vil bidra med sin erfaring innen design av IP-kjerner i HDL, emulering og de nødvendige verktøyene.

Sammen med BSC, andre viktige medlemmer på europeisk nivå, som Chalmers University of Technology, Foundation for Research and Technology Hellas, Universita degli Studi di Roma La Sapienza, Cortus, Christmann Informationstechnik, Universität Bielefeld, Extoll GmbH, Thales and Exapsys, samt støtte fra EuroHPC JU.

Maskinvare- og programvareteknologier vil bli utviklet og startet testing på FPGAer for deretter å gi salaten til ASIC. Det første trinnet vil være å designe en RISC-V-kjerne med høy ytelse og høy effektivitet. Det vil være en enkeltkjerne og en dobbelkjerne med sammenhengende kobling utenfor brikken, selv om de senere vil starte med mer komplekse og kraftige design. Den RISC-V-baserte vektorakseleratoren vil også bli designet og tradisjonelle superdatabehandlingsmengder som bioinformatikk, AI, HPDA osv. Vil bli utforsket.

Det vil også e-prosessoren være veldig allsidig og fleksibel på tidspunktet for skalering, for å kunne legge til flere enheter på brikken.

Neste trinn: produksjon

brikkefabrikk

Utformingen av disse sjetongene vil være europeisk. Det som ikke vil være, er produksjonen. SiPearl er en fabless, og gitt etterslepet av støperiproduksjonsnoder i medlemsland, har designet vært bestilt til TSMC, som vil produsere den i 7 nm-teknologi og bruke den nye 3D-emballasje-teknologien kalt CoWoS (Chip-on-Wafer-on-Substrate).

Imidlertid er ideen ikke å være avhengig av utenlandske fabrikker for det, slik har EU også mobiliserte en stor del av pengene for å finansiere oppdatering av halvlederproduksjon i det gamle kontinentet. Spesielt vil den bevilge 145.000 2 millioner euro, med sikte på å nå en node med XNUMX nm produksjonsteknologi på kort sikt.

Dette tar tid, og det er ment å nå det 2-3 år sett. I tillegg ser det ut til at TSMC samarbeider for å gjøre dette mulig, og også den europeiske ASML, som er ledende innen produksjon av avanserte fotolitografimaskiner for halvlederindustrien, og som er basert i Nederland ...

Nadia Calviño selv, visepresident for økonomiske anliggender og digital transformasjon, har forklart det slik: «Det jobbes på nasjonalt og internasjonalt nivå for å se hvilke spanske og europeiske selskaper som kan produsere dem«, Med referanse til disse sjetongene. I samme retning var Thierry Bretons tale i EU-kommisjonen. Og det er at midlene som er bestemt til sektoren, i stor grad kommer fra EU-støtten til den digitale transformasjonen og for utvinningen etter pandemien.


Bli den første til å kommentere

Legg igjen kommentaren

Din e-postadresse vil ikke bli publisert. Obligatoriske felt er merket med *

*

*

  1. Ansvarlig for dataene: Miguel Ángel Gatón
  2. Formålet med dataene: Kontroller SPAM, kommentaradministrasjon.
  3. Legitimering: Ditt samtykke
  4. Kommunikasjon av dataene: Dataene vil ikke bli kommunisert til tredjeparter bortsett fra ved juridisk forpliktelse.
  5. Datalagring: Database vert for Occentus Networks (EU)
  6. Rettigheter: Når som helst kan du begrense, gjenopprette og slette informasjonen din.